BYTE_REG_OPER_OP_ORDER 65 src/x64/disasm-x64.cc { 0x02, BYTE_REG_OPER_OP_ORDER, "add" },
BYTE_REG_OPER_OP_ORDER 69 src/x64/disasm-x64.cc { 0x0A, BYTE_REG_OPER_OP_ORDER, "or" },
BYTE_REG_OPER_OP_ORDER 73 src/x64/disasm-x64.cc { 0x12, BYTE_REG_OPER_OP_ORDER, "adc" },
BYTE_REG_OPER_OP_ORDER 77 src/x64/disasm-x64.cc { 0x1A, BYTE_REG_OPER_OP_ORDER, "sbb" },
BYTE_REG_OPER_OP_ORDER 81 src/x64/disasm-x64.cc { 0x22, BYTE_REG_OPER_OP_ORDER, "and" },
BYTE_REG_OPER_OP_ORDER 85 src/x64/disasm-x64.cc { 0x2A, BYTE_REG_OPER_OP_ORDER, "sub" },
BYTE_REG_OPER_OP_ORDER 89 src/x64/disasm-x64.cc { 0x32, BYTE_REG_OPER_OP_ORDER, "xor" },
BYTE_REG_OPER_OP_ORDER 93 src/x64/disasm-x64.cc { 0x3A, BYTE_REG_OPER_OP_ORDER, "cmp" },
BYTE_REG_OPER_OP_ORDER 96 src/x64/disasm-x64.cc { 0x84, BYTE_REG_OPER_OP_ORDER, "test" },
BYTE_REG_OPER_OP_ORDER 98 src/x64/disasm-x64.cc { 0x86, BYTE_REG_OPER_OP_ORDER, "xchg" },
BYTE_REG_OPER_OP_ORDER 102 src/x64/disasm-x64.cc { 0x8A, BYTE_REG_OPER_OP_ORDER, "mov" },